본문 바로가기
IT/자료구조_알고리즘

디지털 논리회로 7장 연습문제 해설

by nutrient 2020. 12. 14.
728x90
728x170

 

 

디지털 논리회로 7장 연습문제 해설

 

디지털 논리회로 7장 연습문제 해설

 

1. 반감산기와 전감산기를 설계


2. 뺄셈이 가능한 캐리예측 가산기 설계


3. Enable을 가진 2×4 디코더를 이용하여 5×32 디코더를 설계


4. 5×32 디코더 회로설계

 


5. 특수한 8-segment LED 회로 설계


6. 특수한 8-segment LED 회로 설계


7. 특수한 8-segment LED 회로 설계


8. NOR 게이트만을 이용한 2×4 디코더 설계


9. BCD-to-10 디코더 회로 설계


Y1 Y2 Y3 Y4 Y5 Y6 Y7 Y8 Y9 10. 74138 디코더와 OR 게이트를 이용하여 논리함수 구현


11. 디코더와 NAND 게이트를 이용하여 논리함수 구현


12. 74148을 이용하여 16×4 인코더 설계


13. 16×1 멀티플렉서 설계

 


14. 2개의 2×1 멀티플렉서로 다른 게이트 추가없이 3×1 멀티플렉서를 구성


15. 논리함수 F를 8x1 멀티플렉서, 4x1 멀티플렉서를 이용하여 각각 설계


16. 3 초과 코드(ABCD)를 BCD 코드(WXYZ)로 변환하는 조합논리회로


17. 4비트 가산기를 이용하여 BCD코드를 3 초과코드로 변환하는 회로

 


18. 3 초과 코드(ABCD)를 2 out-of 5 코드(WXYZ)로 변환하는 회로


19. 8비트 2진 데이터에 대한 헤밍코드를 생성하는 회로 설계


20. 84-2-1 코드를 BCD 코드로 변환하는 회로

 


21. NAND 게이트만을 이용하여 BCD 코드를 7-Segment 코드로 변환하는 회로설계


22. 2421 코드를 84-2-1 코드로 변환하는 회로 설계


23. BCD 코드 검사회로 설계


24. 입력된 수의 제곱을 출력하는 회로 설계


25. 2 비트 숫자 ab와 cd를 곱하여 4 비트 곱    를 만드는 회로를 설계


26. 2의 보수를 계산하는 회로 설계


27. 짝수만을 통과시키는 논리회로 설계


28. Majority Function 설계


29. 9의 보수 생성회로 설계

30. 9-비트 패리티 발생기/검출기에서 출력 ∑EVEN과 ∑ODD를 구하는 문제. 

 

31. 4비트 홀수 패리티 발생기와 짝수 패리티 발생기를 설계

728x90
그리드형

댓글